Cadence: Progettazione analogica sempre più efficace con Legato Reliability
A questa edizione di CDNLive la società presenta la prima soluzione per gestire l’affidabilità dei progetti dei sempre più complessi integrati analogici
Una soluzione per affrontare le problematiche legate all’affidabilità nell’arco di tutto il ciclo di vita dei prodotti destinati alle applicazioni automotive, medicali, industriali, aerospaziali e di difesa: questo in sintesi l’identikit di Legato™ Reliability Solution, il primo prodotto software del settore presentato in anteprima da Cadence a CDNLive 2018, l’evento annuale che ha riunito a Monaco di Baviera gli utenti della società nell’area Emea.
La soluzione Legato Reliability offre ai progettisti analogici gli strumenti necessari per gestire l’affidabilità del design durante tutte le fasi del ciclo di vita del prodotto, dal test iniziale fino all’invecchiamento.
“L’elettronica è l’elemento chiave in molte applicazioni mission-critical e la progettazione dei chip per soddisfare i requisiti dell’intero ciclo di vita del prodotto rappresenta ormai una sfida enorme” ha affermato Sanjay Lall, Vice President Operations EMEA Cadence.
“I progettisti devono affrontare le sfide legate a una progettazione che deve tenere conto dell’intero ciclo di vita del prodotto. Ciò comprende l’eliminazione delle lacune dei test che si trasformano in anomalie sul campo nelle prime fasi di esercizio, la prevenzione del sovraccarico termico che può derivare dal funzionamento in ambienti estremi come il vano motore di un’automobile e la gestione delle problematiche di decadimento che derivano da durate operative che raggiungono i 15 anni o più. La nostra nuova soluzione Legato Reliability consente ai progettisti di rispondere a queste esigenze critiche molto prima nel processo di sviluppo”.
Un “cruscotto” ad alta integrazione
Basato sul simulatore Spectre Accelerated Parallel Simulator e sulla piattaforma di progettazione per IC custom Cadence Virtuoso, la soluzione Legato integra le proprie funzionalità in un intuitivo cruscotto concepito per affrontare i problemi di affidabilità delle tre fasi del ciclo di vita del prodotto:
• Analisi dei difetti analogici: accelera la simulazione del difetto fino a 100X, riducendo i costi ed eliminando le lacune dei test, la principale fonte di guasti precoci nei progetti di circuiti integrati
• Analisi elettrotermica :consente ai progettisti di prevenire il sovraccarico termico, evitando guasti prematuri durante la vita utile del prodotto
• Analisi avanzata dell’invecchiamento: consente di prevedere accuratamente l’usura del prodotto analizzando l’accelerazione del decadimento dovuta alle variazioni di temperatura e di processo.
Filippo Fossati
Contenuti correlati
-
I DSP Tensilica di Cadence per l’audio di NXP
I DSP Tensilica HiFi 5 di Cadence sono diventati un componente chiave nell’ultima famiglia di DSP audio per autoveicoli di NXP Semiconductors, consentendo di implementare funzionalità audio avanzate per veicoli software-defined di nuova generazione. NXP ha infatti...
-
Cadence espande la licenza di Pfizer al software di molecular design
Cadence Molecular Sciences (OpenEye), una business unit di Cadence, ha annunciato che Pfizer ha firmato un accordo per estendere ed espandere l’accesso ai prodotti Cadence e ai kit di strumenti di programmazione per la progettazione molecolare avanzata....
-
Cadence semplifica la progettazione da nodo a nodo e la migrazione del layout
Cadence Design Systems ha reso disponibile un flusso certificato di migrazione di progetto da nodo a nodo basato sul nuovo ambiente Cadence Virtuoso Studio alimentato da AI generativa. Il flusso è compatibile con i nodi avanzati di...
-
Il supporto di Cadence allo standard TSMC 3Dblox
Cadence Design Systems ha annunciato dei nuovi flussi di progettazione, basati sulla piattaforma Integrity 3D-IC, destinati a supportare lo standard 3Dblox TSMC per il partizionamento della progettazione front-end 3D nei sistemi complessi. Grazie a questa collaborazione, i...
-
EMC: una questione di compatibilità
La simulazione a livello di campo elettromagnetico consente di valutare le prestazioni EMC di dispositivi, circuiti e sistemi direttamente in fase di progetto Leggi l’articolo completo su EO 500
-
Cadence ottimizza il software per realizzare reti neurali a bassa potenza
Cadence Design Systems ha ottimizzato il software HiFi Cadence Tensilica per i digital signal processors (DSP). In questo modo potrà eseguire in modo efficiente TensorFlow Lite for Microcontrollers, facente parte della piattaforma open source end-to-end TensorFlow per...
-
Cadence nominata “TSMC Partner of the Year”
Cadence Design Systems annuncia di avere ricevuto da TSMC, nell’ambito dell’Open Innovation Platform (OIP) Ecosystem Forum di quest’anno, quattro riconoscimenti come “Partner of the Year”. Cadence è stata premiata per lo sviluppo congiunto dell’infrastruttura di progettazione N6, per...
-
Cadence introduce il Conformal Litmus
Cadence Design Systems ha presentato Cadence Conformal Litmus, la soluzione di nuova generazione che offre funzioni di signoff per clock domain crossing (CDC) e constraints riducendo i tempi complessivi del ciclo di progettazione e migliorando la qualità del silicio...
-
Cadence semplifica le verifiche funzionali per DisplayPort 2.0
VIP for DisplayPort 2.0 è la nuova Verification IP (VIP) di Cadence per supportare lo standard DisplayPort 2.0. Questo strumento permette ai progettisti di effettuare la verifica funzionale dei SoC destinati ad applicazioni Audio/visual, AR/VR e mobile...
-
Cadence presenta Protium X1
Cadence Design Systems ha ampliato la sua offerta Verification Suite e System Innovation con l’annuncio della piattaforma di prototipazione Cadium Protium X1, un nuovo sistema di prototipazione basato su FPGA ottimizzato per data center, in grado di...