Cadence semplifica le verifiche funzionali per DisplayPort 2.0

VIP for DisplayPort 2.0 è la nuova Verification IP (VIP) di Cadence per supportare lo standard DisplayPort 2.0. Questo strumento permette ai progettisti di effettuare la verifica funzionale dei SoC destinati ad applicazioni Audio/visual, AR/VR e mobile in modo semplice e veloce.
Cadence VIP per DisplayPort 2.0 è una soluzione per la convalida dei protocolli per i progetti DisplayPort particolarmente completa e comprende un modello funzionale di bus configurabile (BFM), un monitor di protocollo e una libreria di controlli di protocollo integrati.
VIP for DisplayPort 2.0 è un componente progettato per essere facilmente integrato nei sistemi di test a livello di IP, SoC e di sistema, aiutando gli sviluppatori a ridurre i tempi per il primo test e ad accelerare la fase delle verifiche.
Contenuti correlati
-
EMC: una questione di compatibilità
La simulazione a livello di campo elettromagnetico consente di valutare le prestazioni EMC di dispositivi, circuiti e sistemi direttamente in fase di progetto Leggi l’articolo completo su EO 500
-
Cadence ottimizza il software per realizzare reti neurali a bassa potenza
Cadence Design Systems ha ottimizzato il software HiFi Cadence Tensilica per i digital signal processors (DSP). In questo modo potrà eseguire in modo efficiente TensorFlow Lite for Microcontrollers, facente parte della piattaforma open source end-to-end TensorFlow per...
-
Cadence nominata “TSMC Partner of the Year”
Cadence Design Systems annuncia di avere ricevuto da TSMC, nell’ambito dell’Open Innovation Platform (OIP) Ecosystem Forum di quest’anno, quattro riconoscimenti come “Partner of the Year”. Cadence è stata premiata per lo sviluppo congiunto dell’infrastruttura di progettazione N6, per...
-
Cadence introduce il Conformal Litmus
Cadence Design Systems ha presentato Cadence Conformal Litmus, la soluzione di nuova generazione che offre funzioni di signoff per clock domain crossing (CDC) e constraints riducendo i tempi complessivi del ciclo di progettazione e migliorando la qualità del silicio...
-
Cadence presenta Protium X1
Cadence Design Systems ha ampliato la sua offerta Verification Suite e System Innovation con l’annuncio della piattaforma di prototipazione Cadium Protium X1, un nuovo sistema di prototipazione basato su FPGA ottimizzato per data center, in grado di...
-
Cadence amplia il supporto per le tecnologie di memoria
Cadence ha annunciato l’ampliamento del supporto per gli standard di memoria di nuova generazione nelle tecnologie di processo di Samsung Foundry. Questo ampliamento è particolarmente interessante per la realizzazione di applicazioni ad ampia larghezza di banda come...
-
Cadence presenta il DSP Tensilica Vision Q7
Cadence Design Systems ha ampliato verso l’alto la sua famiglia di prodotti Tensilica Vision DSP con all’introduzione del DSP Cadence Tensilica Vision Q7. Il DSP Vision Q7 è specificamente ottimizzato per la localizzazione e la mappatura simultanea...
-
Flusso Cadence Custom/AMS certificato per la tecnologia 28FDS di Samsung
Cadence Design Systems ha annunciato che il suo flusso di progettazione per IC Custom e Analog/Mixed-Signal (AMS) ha ottenuto la certificazione per la tecnologia di processo a 28nm FD-SOI (28FDS) di Samsung Foundry. Questa certificazione assicura l’accesso...
-
Cadence annuncia Clarity 3D Solver
Cadence Design Systems è entrata nel mercato dell’analisi e della progettazione di sistema con la presentazione di Cadence Clarity 3D Solver. Questa nuova soluzione, rispetto alla tecnologia field solver di generazione precedente, offre livelli di precisione più...
-
Arm, Cadence, TSMC e Xilinx presentano la prima piattaforma di sviluppo di sistema Arm Neoverse
Arm, Cadence Design Systems, TSMC e Xilinx hanno annunciato un nuovo ambiente di sviluppo, validato su silicio realizzato con tecnologia di processo FinFET a 7nm di TSMC, per infrastruttura cloud-to-edge di nuova generazione basata sulla nuova piattaforma...