Digital Core Design: core IP con SPI in modalità quad
Il nuovo core IP introdotto da Digital Core Design è un dispositivo master/slave che supporta bus SPI in modalità single, dual e soprattutto quad.
Il sistema, denominato DQSPI, si interfaccia direttamente con numerose periferiche standard di differenti produttori. Può essere configurato come dispositivo master o slave con data rate massimo CLK/2, mentre soluzioni di altri fornitori consentono solo data rate CLK/8. La modalità SPI quadrupla è stata progettata per rendere più veloci le operazioni per qualsiasi memoria seriale. Inoltre DQSPI è in grado di operare con ogni processore a 8, 16 o 32 bit presente sul mercato.
Il sistema DQSPI permette a un microcontrollore di comunicare con veloci memorie seriali SPI e con periferiche seriali. Inoltre, è in grado di stabilire comunicazioni interprocessore all’interno di un sistema multi-master. Una linea di clock seriale (CSK) permette di sincronizzare il trasferimento e l’acquisizione dei dati sulle quattro linee seriali.
In modalità SPI doppia (dual) e quadrupla (quad) i dati possono essere trasferiti utilizzando rispettivamente due o quattro linee contemporaneamente. La logica di controllo del clock consente di impostare la polarità della frequenza e di scegliere tra quattro differenti protocolli di clock per ospitare la maggior parte di periferiche seriali sincrone disponibili.
Contenuti correlati
-
Lattice Semiconductor diventa un nuovo associato di CLPA
Lattice Semiconductor è entrata come membro nella rete di vendor, system integrator e utenti finali di CC-Link Partner Association (CLPA). Questa nuova collaborazione contribuirà allo sviluppo di applicazioni interconnesse per l’automazione industriale con l’obiettivo di migliorarne l’efficienza...
-
Il DSP audio Cadence Tensilica HiFi diventa il primo core IP approvato per decoder multistream Dolby MS1
Cadence Design Systems ha annunciato che il core audio per progetti system-on-chip (SoC) è stato approvato per l’utilizzo del decoder multistream Dolby MS12, una soluzione audio totalmente integrata per televisori con decodifica universale che supporta Dolby Digital Plus,...
-
Tensilica supera il traguardo del miliardo di core IP consegnati e punta al raddoppio entro il 2012
La società attualmente concede in licenza oltre 500 milioni di DPU all’anno e l’obbiettivo per la fine del prossimo anno è superare quota 2 miliardi di licenze – il che rappresenterebbe il raddoppio in termini di unità...
-
Accordo di collaborazione Kontron e Softing per soluzioni real-time-Ethernet industriali
All’edizione di Embedded World di Norimberga, Kontron ha annunciato di aver stipulato un accordo di cooperazione con Softing Industrial Automation GmbH relativo alle soluzioni Real-Time-Ethernet basate su Fpga.
-
Altera: Efec7 ed Efec20, soluzioni Efec 100G per Fpga
Efec7 ed Efec20 sono core IP multidimensionali sviluppati da Newfoundland Technology Centre (già Avalon Microelectronics), di Altera, ottimizzati per applicazioni 100G quali, per esempio, reti di trasporto ottiche su lunga distanza e metropolitane.Sono core Fec...