75
EMBEDDED
61 • SETTEMBRE • 2016
SECOND LIFE |
HARDWARE
SMARC 2.0: gli obbiettivi
$
che utilizzano processori embedded devono restare
$
À
per il supporto di nuove interfacce ad alta velocità
À |
&
-
to in termini di funzionalità e prestazioni senza
\ '
compatibilità tra la release 2.0 e la release 1.1. di
SMARC non era un obbiettivo esplicito e quindi
[
?
-
Y
[
[
la possibilità di utilizzare questa nuova release i
*Z + `
À
-
se 2.0 dello standard SMARC sul connettore MXM-
3 a 314 pin.
Lo standard SMARC prevede due differenti dimen-
?`"
`" Y
-
Z Á
`
£
la soluzione ottimale in termini di rapporto tra
$
À
+ ?+X
Y
*
Z¤ ¤< ?^
Y
&
[
\*Z
Á
-
=
[
'
-
curamente qualora sia prevista l’implementazione
^ *
| &
À
connettori dell’antenna.
Le differenze rispetto alla release 1.1
? Y
" +Z*
-
&
Fig. 2 – MSC SM2S-IMX6 è un modulo conforme a SMARC 2.0 equipaggiato con processori della
linea i.MX6 di NXP