EONews_563 - page 25

EON
ews
n.
563
-
aprile
2013
25
sensibili al tema dei con-
sumi e all’implementazione
di applicazioni per il setto-
re della “green energy” tra
cui reti di sensori wireless,
contatori intelligenti e mi-
croinverter solari.
D:
Quali sono le previ-
sioni a medio/lungo ter-
mine?
R:
La più interessante op-
por tunità nel medio lun-
go termine è la rapida af-
fermazione di Internet of
Things (Internet delle co-
se). Le nuove generazio-
ni di dispositivi connessi
consentiranno agli utenti
di monitorare e controllare
in remoto il consumo ener-
getico all’interno delle pro-
prie abitazioni, i sistemi di
illuminazione e sicurezza
nonché di svolgere nume-
rose altre attività che im-
pattano sulla qualità della
vita.
Soluzioni SoC wireless
a bassissimo consumo e
applicazioni software ro-
buste e di semplice instal-
lazione sono i fattori chia-
ve per l’affermazione delle
applicazioni IoT. Silicon
Labs da parte sua conti-
nuerà nella sua attività di
sviluppo di soluzioni allo
stato dell’arte come SoC
wireless a bassissimo con-
sumo. Le nostre soluzioni
ZigBee EM35x Ember (pri-
mi SoC ZigBee basati su
tecnologia ARM disponibi-
li a livello industriale e al
tempo stesso la piattafor-
ma ZigBee più diffusa per
reti a maglia) continueran-
no a guadagnare quota nel
mercato IoT. Per questa ra-
gione intendiamo ampliare
la gamma di SoC EM35x e
di stack di protocollo Em-
berZNet PRO per reti a
maglia al fine di soddisfa-
re le esigenze dei mercati
emergenti.
A breve la versione inglese
dell’articolo s
u
che li rende particolarmen-
te adatti per progetti con
vincoli di spazio severi.
D:
Quali sono le princi-
pali strategie adottate
dalla vostra società nel
breve/medio periodo per
soddisfare al meglio le
richieste di questo mer-
cato?
R:
Per soddisfare la richie-
sta di una maggiore effi-
cienza energetica,
continua a fornire
MCU progettate per ridur-
re la potenza complessi-
va a livello di sistema. Per
esempio, i microcontrollori
SiM3L1xx della serie Pre-
cision32 dispongono di un
conver titore DC/DC inte-
grato e possono variare in
modo dinamico la tensione
per ridurre i consumi a 175
μA/MHz in modalità attiva
e a valori inferiori a 250 nA
in stand-by. In questa con-
dizione il clock real-time è
abilitato e viene conserva-
to il contenuto della me-
moria, mentre il tempo di
risveglio è di soli 4 µs.
Riteniamo che non sia più
sufficiente per i produtto-
ri di MCU fornire modelli
a basso consumo. La no-
stra strategia è mettere a
disposizione tool software
“power aware”, che per-
mettano agli sviluppatori
di ridurre i consumi a livel-
lo di sistema. Per esem-
pio il nostro IDE basato su
Eclipse fornisce strumenti
per la stima del consumo
energetico e una guida
alla configurazione per ri-
durre il consumo. Tra que-
sti tool di rilievo Power
Estimator, che fornisce in
forma grafica una rappre-
sentazione della corrente
totale fornita e delle cor-
renti aggiuntive assorbite
dalle periferiche abilitate.
I valori di corrente di ogni
periferica mostrano dove
avviene l’assorbimento di
energia, mentre un grafico
a torta indica la percentua-
le assorbita da ogni perife-
rica rispetto al totale della
corrente. Un secondo stru-
mento, Power Tips, costi-
tuisce una guida alla con-
figurazione software per
aiutare gli sviluppatori a ri-
durre il consumo energeti-
co. Il fatto di poter prende-
re visione dei suggerimenti
sull’ottimizzazione durante
la fase di configurazione
del microcontrollore con-
tribuisce a ridurre notevol-
mente i tempi di sviluppo.
D:
In che modo state
implementando queste
strategie?
R:
Silicon Labs sta inve-
stendo in modo significati-
vo in attività di R&D, foca-
lizzandosi sullo sviluppo di
tecnologie a segnali misti
in grado di ridurre i con-
sumi a livello sia di chip
sia di sistema. Continuia-
mo ad assumere alcuni dei
più validi progettisti grazie
ai quali potremo realizza-
re chip sempre più ottimiz-
zati in termini di consumi
e sviluppare tecnologie di
ottimizzazione energetica
a livello software. Inoltre
stiamo collaborando con
vari fornitori di software
e di sistemi per sviluppa-
re soluzioni complete per
adatte alla realizzazione
di progetti particolarmente
P
arola
alle
A
ziende
Silicon Labs
Intervista a Shahram Tadayon,
field marketing manager
microcontrollori
Chip in 3D rimandati al 2015
-
I programmi d
per
produrre chip 3D per le prossime generazioni di smartphone sono
stati posticipati al 2015 o più tardi. Nel frattempo stanno emergen-
do nuovi progetti di chip per tablet che utilizzano la meno comples-
sa tecnica di produzione 2,5D e che dovrebbero essere commercia-
lizzati verso la fine del prossimo anno. A rendere nota questa no-
tizia è la stessa Globalfoundries che ha annunciato anche di aver
realizzato i primi wafer funzionali con tecnica TVS (through silicon
vias) e con tecnologia di processo produttivo da 20 nm nel proprio
impianto di generazione Fab 8 a New York. La tecnica TVS permet-
te la connessione di più chip all’interno di uno stack 3D e la società
ritiente che questa sia la prima implementazione della tecnologia.
Soltanto un anno fa Globfoundries aveva previsto di poter fornire
chip 3D con processo produttivo da 28 e 20 nm, in grossi volumi,
entro il 2014. Ora invece dichiara che i chip 3D saranno realizzati
solo con processo produttivo da 20 nm e che non saranno resi di-
sponibili in volumi prima del 2015, se non più tardi.
Mouser: accordo di distribuzione globale con Terasic
-
ha raggiunto un accordo di distribuzione globale con
Terasic Technologies, una delle società più innovatrici nel campo
delle soluzioni di progettazione FPGA. L’attuale portfolio di Terasic
comprende dispositivi logici programmabili e FPGA: la società è inol-
tre uno dei principali partner di Altera e partecipa al suo programma
Design Services Network (DSN). L’offerta di Mouser si arricchisce di
tool di sviluppo, schede e kit per FPGA Stratix e Cyclone, compresi
strumenti per la gamma da Cyclone I a Ciclone IV e il kit di sviluppo
DE5-Net Stratix V GX. Quest’ultimo kit è indicato in particolare per
progetti che richiedono un’interfacciamento alla memoria con elevata
capacità e larghezza di banda, comunicazione a bassissima latenza
ed efficienza energetica. È concepito quindi per applicazioni di fascia
alta, basate sul dispositivo top di gamma Altera Stratix V GX.
brevi brevi brevi brevi brevi brevi brevi
1...,15,16,17,18,19,20,21,22,23,24 26,27,28,29,30,31,32
Powered by FlippingBook