EON
EWS
n
.
609
-
GIUGNO
2017
16
market, Cadence ha annun-
ciato nel corso di CDNLive
2017 di aver ampliato la part-
nership con
MathWorks
attra-
verso una nuova integrazione
tra la suite di prodotti Virtuoso
Analog Design Environment
(ADE) e MATLAB. La nuova
integrazione permette ai clienti
di accelerare l’elaborazione di
grandi set di dati durante la
verifica dei sistemi analogici,
RF e mixed-signal. Grazie a
questa operazione, i proget-
tisti possono trarre vantaggio
dagli script MATLAB esistenti
e condividere senza difficoltà
i dati tra le piattaforme Virtuo-
so e MATLAB, usufruendo di
efficienti funzioni di data mi-
ning e analisi in entrambi gli
ambienti. Utilizzando i toolbox
e il linguaggio di MATLAB, i
progettisti possono creare e
risolvere facilmente calcoli su
dati complessi che in prece-
denza – utilizzando esperte
conoscenze di codifica e API
di basso livello – avrebbero ri-
chiesto ore. Ora, questa analisi
dati può essere eseguita con
un solo tool o suddivisa tra i
due ambienti, consentendo ai
clienti di scegliere il modo più
efficiente per risolvere calcoli e
ottenere risposte. Gli utilizzatori
delle suite di prodotti Cadence
Virtuoso ADE e Spectre Circu-
it Simulator, inoltre, potranno
utilizzare script MATLAB per
analizzare misure specifiche
in radiofrequenza (RF). Questi
script sono stati perfezionati
nel corso dell’ultimo decennio
e possono essere utilizzati per
l’estrazione dei dati di post-si-
mulazione e per creare i com-
plessi grafici di analisi, come ad
esempio i diagrammi a costel-
lazione, necessari per rilevare
la qualità del segnale dopo la
demodulazione nei sistemi di
comunicazione. “I clienti che
progettano IC automotive, si-
stemi di comunicazione RF o
dispositivi IoT di nuova gene-
razione – ha concluso Beckley
– possono sfruttare la potenza
dell’integrazione tra Cadence e
MathWorks per semplificare lo
scambio di dati e migliorare le
capacità di analisi.
Ampliata la piattaforma
JasperGold per il signoff
RTL formale avanzato
Nel corso dell’evento che si
è tenuto a Monaco di Bavie-
ra, Cadence ha anche ha an-
nunciato l’ampliamento della
piattaforma di verifica formale
JasperGold, con l’introduzione
delle
Apps
JasperGold Super-
lint e Clock Domain Crossing
(CDC). Si tratta di due tecno-
logie formal-based avanzate
specifiche per la gestione dei
requisiti di signoff RTL. Le
applicazioni Superlint e CDC
mettono a disposizione del
progettista RTL la potenza
della tecnologia formale di Ja-
sperGold. “Le nuove
Apps
mi-
gliorano la qualità del progetto
di IP – ha detto Pete Hardee,
product management director –
System and Verification Group
(SVG) di Cadence – diminuen-
do in misura fino all’80% le
modifiche RTL richieste nella
fase finale e riducendo i tem-
pi di sviluppo anche di quattro
settimane, rispetto alle solu-
zioni di verifica esistenti. Con
le più recenti tecnologie di si-
gnoff RTL formal-based di Ja-
sperGold, i progettisti possono
utilizzare sia controlli funzionali
più sofisticati, sia processi di
debugging intelligente a livel-
lo di sistema per ridurre il co-
siddetto “violation noise”, che
attualmente rappresenta una
delle sfide più impegnative del
signoff RTL. Le
Apps
Jasper-
Gold Superlint e CDC sono
totalmente integrate con l’am-
biente di debug ad alte pre-
stazioni JasperGold Visualize,
offrendo una collaudata intelli-
genza formale per aumentare
l’efficienza di debug dei proget-
ti RTL. Inoltre, entrambe le ap-
plicazioni integrano le capacità
formali esistenti di Cadence
per migliorare la gestione dei
waiver. I progettisti possono
ora eseguire il signoff con un
codice RTL robusto, riutilizza-
bile e CDC-clean, nella fase
di verifica e implementazione,
riducendo il time to market
complessivo e migliorando
notevolmente la qualità del
design. Nella nuova
App
Su-
perlint, Cadence ha coniugato
le tradizionali funzionalità di ve-
rifica formale e di linting RTL,
derivando automaticamente
dall’RTL il set di controlli fun-
zionali più completo. Allo stes-
so modo, l’
App
CDC offre un
flusso di iniezione di metasta-
bilità che consente una rigoro-
sa verifica CDC nell’ambiente
formale Cadence JasperGold
e negli ambienti Xcelium Paral-
lel Simulator per un signoff più
completo.
F
ILIPPO
F
OSSATI
C
ircuiti elettronici sempre più
avanzati e software via via
più complessi: questi gli ingre-
dienti base per lo sviluppo dei
progetti di nuova generazione.
“Per questo motivo – ha detto
Tom Beckley, VP e general
manager del Custom IC e Pcb
Group di
Cadence Design
Systems
nel corso del keyno-
te di apertura di
CDNLive
2017
– i progettisti richiedono
la collaborazione di società
come la nostra, in grado di for-
nire i tool e le tecnologie che
permettono loro di affrontare
sfide sempre più impegnative”.
Dopo un excursus sul porta-
foglio prodotti della società,
Beckley ha sottolineato l’im-
patto della fine della legge di
Moore: le geometrie passeran-
no dagli attuali 7 nm a 5, 3, 2
e 1 nm per cui “è necessario
iniziare a prendere in consi-
derazione il packaging wafer
level e pensare a soluzioni di
natura 3D”. Senza dimenticare
l’ormai arcinoto problema del
time to market: “I cicli di svilup-
po sono sempre più ravvicinati
– ha sottolineato Beckley – e i
progettisti devono garantire lo
sviluppo di progetti caratteriz-
zati da dimensioni e consumi
sempre più ridotti, prezzi ov-
viamente competitivi e livelli di
affidabilità e integrazione via
via più spinti”. Per consentire
di affrontare con maggiore ef-
ficacia il problema del time to
CDNLive 2017
: le nuove
sfide della progettazione
Cicli di sviluppo sempre più brevi e
prodotti via via più complessi richiedono
tool e tecnologie allo stato dell’arte
PETE
HARDEE
,
product
management
director –
System and
Verification
Group (SVG)
di Cadence
Cadence e
MathWorks hanno
ampliato la loro
collaborazione
per accelerare i
processi di data
mining e analisi
A
TTUALITÀ