Elettronica_Oggi_440 - page 27

ANALOG/MIXED SIGNAL
TIMING
di dispositivi di questo tipo, ospitati in package VFQFPN a
24 pin di dimensioni pari a soli 4 mm x 4 mm.
Questa nuova generazione di sorgenti di clock differisce
dai tradizionali dispositivi PLL (phase locked loop) a N in-
tero che forniscono più uscite di clock in corrispondenza
di multipli interi dell’ingresso di riferimento. Un dispositi-
vo VersaClock 5 è in grado di produrre segnali di clock di
qualsiasi multiplo del riferi-
mento di ingresso e, grazie ai
divisori di uscita frazionari,
non è limitato ai soli multipli
interi. Inoltre, ciascun canale
di clock può essere configura-
to in modo indipendente come
uscita LVCMOS duale, come
uscita LVPECL o LVDS oppure
come canale HCSL (Host Clock
Signal Level), come richiesto
per le schede PCI Express. La
possibilità di configurare i ca-
nali di clock di uscita in manie-
ra indipendente, nel rispetto di
una delle specifiche appena
menzionate, elimina il ricorso
a chip di traslazione del livello
di tipo discreto in un gran nu-
mero di applicazioni.
Il primo dispositivo di questa
famiglia integra un singolo
PLL e quattro divisori di uscita
frazionari (Fractional Output
Divider, FOD) che generano
quattro coppie di uscite di
clock (Fig. 1). Queste possono
essere utilizzate come quat-
tro uscite differenziali oppu-
re come otto uscite riferite a
massa, ed essere configurate
individualmente per qualsia-
si frequenza compresa tra 5
MHz e 350 MHz. All’interno di
questo intervallo di frequenze
sono contenute le frequenze
di clock previste dalle specifi-
che delle più recenti intercon-
nessioni ad alta velocità come
Gigabit Ethernet (125 MHz),
10-Gigabit Ethernet (156,25
MHz) e PCI Express (100 MHz
/ 120 MHz), come illustrato in
figura 2. Possono essere supportati anche altri standard
come Fibre Channel (106,25 MHz), XAUI (125 MHz) e SONET
OC-48 (155,52 MHz).
Poiché è sufficiente un solo oscillatore al cristallo come ri-
ferimento, utilizzando questo tipo di dispositivo è possibi-
le ridurre notevolmente il numero di oscillatori al cristallo
richiesti per soddisfare tutti i requisiti di temporizzazione
BV
DSS
R
-
-
-
-
-
-
„
„
„
1...,17,18,19,20,21,22,23,24,25,26 28,29,30,31,32,33,34,35,36,37,...104
Powered by FlippingBook