Accordo tra Cadence ed ERI di DARPA

Cadence e ERI di DARPA firmano un accordo per accelerare le innovazioni per il design elettronico mediante Machine Learning

Pubblicato il 26 luglio 2018

Cadence Design Systems ha annunciato di essere stata selezionata dalla Defense Advanced Research Projects Agency (DARPA) per supportare il programma Intelligent Design of Electronic Assets (IDEA), uno dei sei nuovi progetti della Electronic Resurgence Initiative (ERI) DARPA, tesi all’utilizzo di tecniche avanzate di machine learning per sviluppare una piattaforma unificata per un flusso di progettazione completamente integrato e intelligente per system on chip (SoC), system in package (SiP) e circuiti stampati (PCB).

Gli investimenti ERI rappresentano i prossimi passaggi nella creazione di una capacità di progettazione elettronica più automatizzata a beneficio dell’ecosistema aerospaziale/difesa e delle esigenze commerciali dell’industria elettronica.

Per rispettare il programma previsto per i quattro anni del contratto, Cadence ha dato vita all’iniziativa di ricerca e sviluppo “Machine learning-driven Automatic Generation of Electronic Systems Through Intelligent Collaboration (MAGESTIC)”. Questo programma creerà una base per abilitare la progettazione di sistema introducendo una maggiore autonomia all’interno del processo di sviluppo e definendo dei prodotti completamente design-intent-driven. Il team guidato da Cadence include la Carnegie Mellon University e NVIDIA, due delle più famose realtà al mondo in tema di machine learning.



Contenuti correlati

  • Cadence
    I DSP Tensilica di Cadence per l’audio di NXP

    I DSP Tensilica HiFi 5 di Cadence sono diventati un componente chiave nell’ultima famiglia di DSP audio per autoveicoli di NXP Semiconductors, consentendo di implementare funzionalità audio avanzate per veicoli software-defined di nuova generazione. NXP ha infatti...

  • Cadence
    Cadence espande la licenza di Pfizer al software di molecular design

    Cadence Molecular Sciences (OpenEye), una business unit di Cadence, ha annunciato che Pfizer ha firmato un accordo per estendere ed espandere l’accesso ai prodotti Cadence e ai kit di strumenti di programmazione per la progettazione molecolare avanzata....

  • Cadence
    Cadence semplifica la progettazione da nodo a nodo e la migrazione del layout

    Cadence Design Systems ha reso disponibile un flusso certificato di migrazione di progetto da nodo a nodo basato sul nuovo ambiente Cadence Virtuoso Studio alimentato da AI generativa. Il flusso è compatibile con i nodi avanzati di...

  • Il supporto di Cadence allo standard TSMC 3Dblox

    Cadence Design Systems ha annunciato dei nuovi flussi di progettazione, basati sulla piattaforma Integrity 3D-IC, destinati a supportare lo standard 3Dblox TSMC per il partizionamento della progettazione front-end 3D nei sistemi complessi. Grazie a questa collaborazione, i...

  • EMC: una questione di compatibilità

    La simulazione a livello di campo elettromagnetico consente di valutare le prestazioni EMC di dispositivi, circuiti e sistemi direttamente in fase di progetto Leggi l’articolo completo su EO 500

  • Cadence ottimizza il software per realizzare reti neurali a bassa potenza

    Cadence Design Systems ha ottimizzato il software HiFi Cadence Tensilica per i digital signal processors (DSP). In questo modo potrà eseguire in modo efficiente TensorFlow Lite for Microcontrollers, facente parte della piattaforma open source end-to-end TensorFlow per...

  • Cadence nominata “TSMC Partner of the Year”

    Cadence Design Systems annuncia di avere ricevuto da TSMC, nell’ambito dell’Open Innovation Platform (OIP) Ecosystem Forum di quest’anno, quattro riconoscimenti come “Partner of the Year”. Cadence è stata premiata per lo sviluppo congiunto dell’infrastruttura di progettazione N6, per...

  • Cadence introduce il Conformal Litmus

    Cadence Design Systems ha presentato Cadence Conformal Litmus, la soluzione di nuova generazione che offre funzioni di signoff per clock domain crossing (CDC) e constraints riducendo i tempi complessivi del ciclo di progettazione e migliorando la qualità del silicio...

  • Cadence semplifica le verifiche funzionali per DisplayPort 2.0

    VIP for DisplayPort 2.0 è la nuova Verification IP (VIP) di Cadence per supportare lo standard DisplayPort 2.0. Questo strumento permette ai progettisti di effettuare la verifica funzionale dei SoC destinati ad applicazioni Audio/visual, AR/VR e mobile...

  • Cadence presenta Protium X1

    Cadence Design Systems ha ampliato la sua offerta Verification Suite e System Innovation con l’annuncio della piattaforma di prototipazione Cadium Protium X1, un nuovo sistema di prototipazione basato su FPGA ottimizzato per data center, in grado di...

Scopri le novità scelte per te x