La nuova famiglia DSP FloatingPoint di Cadence Tensilica

Cadence Design Systems ha realizzato la famiglia di DSP FloatingPoint Cadence Tensilica, nuovi core IP DSP ottimizzati in termini di potenza, prestazioni e area (PPA). Si tratta di una soluzione scalabile e configurabile progettata specificamente per carichi di lavoro caratterizzati da elaborazione in virgola mobile.
La nuova famiglia è composta da quattro core DSP: Tensilica FloatingPoint KP1, Tensilica FloatingPoint KP6, Tensilica FloatingPoint KQ7 e Tensilica FloatingPoint KQ8.
Questi core DSP si rivolgono a un’ampia gamma di applicazioni, da quelle a bassissimo consumo fino a quelle ad elevatissime prestazioni come per esempio le soluzioni ad alta efficienza energetica per i settori mobile, automotive, elaborazione hyperscale e consumer orientate a dispositivi alimentati a batteria, piattaforme di intelligenza artificiale e apprendimento automatico (AI/ML), controller per motori, sistemi sensor fusion, unità di tracciamento oggetti e realtà aumentata/realtà virtuale (AR/VR).
I DSP FloatingPoint Tensilica condividono un’architettura del set istruzioni (ISA) comune con l’unità VFPU (vector floating-point unit) opzionale dei DSP Tensilica, promuovendo la portabilità e la riutilizzabilità del software e facilitando al contempo il trasferimento dei carichi di lavoro in virgola mobile.
Contenuti correlati
-
Cadence ha ampliato il supporto per lo standard 3Dblox 2.0
Cadence Design Systems ha annunciato la disponibilità di nuovi flussi di prototipazione di sistema basati sulla piattaforma Cadence Integrity 3D-IC in grado di supportare lo standard 3Dblox 2.0. I flussi sono stati inoltre ottimizzati per tutte le...
-
Cadence amplia il portafoglio IP per il processo TSMC N3E
Cadence Design Systems ha ampliato la sua offerta di IP di progettazione estendendola al processo a 3 nm di TSMC (N3E). Queste soluzioni mettono a disposizione dei clienti un’ampia gamma di IP di memoria e interfacce ad...
-
Virtuoso Studio Cadence supporta i flussi di riferimento RF e mmWave per i processi di TSMC
Cadence Design Systems ha collaborato con TSMC per integrare la nuova versione di Virtuoso Studio nei flussi di riferimento N16 mmWave e N6RF di TSMC. La società ha anche annunciato il supporto aggiuntivo per il flusso di...
-
Cadence presenta l’ottava generazione della piattaforma Tensilica Xtensa LX
Cadence Design Systems ha presentato Xtensa LX8, l’ottava generazione della piattaforma Tensilica Xtensa LX. Il processore Xtensa LX8 offre nuove funzionalità progettate per soddisfare le crescenti necessità di prestazioni a livello di sistema e i requisiti per...
-
Cadence amplia la collaborazione con Samsung Foundry
Cadence Design Systems ha esteso la sua collaborazione con Samsung Foundry per accelerare lo sviluppo dei progetti 3D-IC per applicazioni di nuova generazione come per esempio l’elaborazione hyperscale, 5G, AI, IoT e dispositivi mobili. Quest’ultima collaborazione prevede...
-
Cadence e TSMC collaborano per accelerare l’innovazione delle applicazioni radar, 5G e wireless
Cadence Design Systems ha collaborato con TSMC per l’ottimizzazione della piattaforma Cadence Virtuoso per il flusso di riferimento di progettazione mmWave a 79 GHz su processo N16 di TSMC. Grazie a questo sviluppo, i clienti comuni hanno...
-
Cadence ha annunciato EMX Designer
Il nuovo ambiente EMX Designer di Cadence Design Systems offre una tecnologia di sintesi e ottimizzazione per dispositivi passivi in grado di fornire in tempi brevissimi celle parametriche (PCell) “design rule check-clean” (DRC-clean) e accurati modelli elettromagnetici...
-
Cadence Verisium migliora la produttività dei processi di debug di Renesas
Cadence Design Systems ha annunciato che Renesas ha implementato la nuova piattaforma di verifica guidata da intelligenza artificiale (AI) Cadence Verisium, grazie alla quale il produttore di componenti ha notevolmente migliorato la capacità di debug, riducendo il...
-
Una nuova soluzione IP LPDDR5X a 8533 Mbps da Cadence
Cadence Design Systems ha annunciato la disponibilità della sua nuova soluzione IP per memorie LPDDR5X. Questa interfaccia di memoria LPDDR5X ottimizzata per operare a 8533Mbps è -sottolinea Cadence- fino al 33% più veloce rispetto alla precedente generazione...
-
Cadence aumenta la velocità di ottimizzazione e signoff full-chip
La nuova soluzione Cadence Certus di Cadence Design Systems è stata concepita per risolvere i problemi di complessità e di dimensioni della progettazione chip-level e può migliorare i livelli di produttività fino a 10 volte rispetto alle...