EO 515

DIGITAL IOMT dagli standard NIST SP800-90B e AIS-31, nonché i test online dello “stato di salute” come previsto da NIST SP800-90C. L’interfaccia di debug, bloccata quando il componente viene rilasciato sul campo, è dotata di una funzione di sblocco sicuro che consente l’accesso autenticato basato sulla crittografia a chiave pubblica. Dal punto di vista hardware, un modulo per il rileva- mento di manomissioni esterne (ETAMPDET) consente di rilevare i tentativi di manomissione come l’apertura non autorizzata dell’involucro. Può generare un’inter- ruzione per avvisare il software e consentire l’esecu- zione di azioni a livello di sistema. Ricco set di periferiche: i SoC includono convertito- ri analogico/digitali ibridi che abbinano architetture SAR e delta-sigma. La modalità a 12 bit può operare a velocità fino a 1 Msps, mentre il convertitore a 16 bit può operare fino a 76,9 ksps. Il modulo comparatore analogico può utilizzare riferimenti interni o ester- ni ed essere anche utilizzato per rilevare la tensione di alimentazione. Sono supportate le modalità di co- municazione seriale SPI, USART e I²C. Il modulo del clock in tempo reale e di acquisizione (RTCC) fornisce la temporizzazione a 32 bit fino alle modalità di ali- mentazione EM3 e può essere sincronizzato con l’o- scillatore interno a bassa frequenza. Il timer a basso consumo energetico (LETIMER) offre una risoluzione di 24 bit e può essere utilizzato per la temporizzazione e la generazione di uscite quando la maggior parte del dispositivo è spenta, per eseguire operazioni sempli- ci con un consumo energetico minimo. Il sistema PRS (Peripheral Reflex System) è una rete di instradamento dei segnali che consente la comunicazione diretta tra i moduli periferici senza coinvolgere la CPU. Ciò riduce l’overhead del software e il consumo di corrente. Package a basso ingombro: un esempio di disposi- tivi della famiglia EFR32BG27 è il modello EFR32B- G27C320F768GJ39-B . Esso è disponibile in un package CSP a livello di wafer (WLCSP) di dimensioni pari a soli 2,6 x 2,3 mm e può funzionare come regolatore buck o boost. Il resto della famiglia è disponibile in package QFN32 (4 x 4 mm) o QFN40 (5 x 5 mm) con modalità di regolazione specifiche, buck o boost. In definitiva, EFR32BG27 offre una capacità di elabo- razione ad alta efficienza energetica e una connettivi- tà Bluetooth a basso consumo energetico. Questi SoC a fattore di forma compatto includono una serie com- pleta di funzioni di sicurezza e sono ideali per le appli- cazioni IoMT. CARATTERISTICHE SECURE VAULT Generatore di numeri casuali reali (TRNG) Sì Avvio protetto con Root of Trust and Secure Loader (RTSL) Sì Debug sicuro con blocco/sblocco Sì Contromisure DPA Sì Antimanomissione Protezione esterna (ETAMPDET) Attestazione sicura Utilizzo di TrustZone Gestione sicura delle chiavi Utilizzo di TrustZone Crittografia simmetrica AES 128 bit/192 bit/256 bit BCE, CTR, CBC, CFB, CCM, GCM, CBC-MAC e GMAC Crittografia a chiave pubblica - ECDSA/ECDH/EdDSA p192 e p256 Derivazione della chiave ECJ-PAKE p192 e p256 Hash SHA-1 SHA-2/256 Tab. 1 – Caratteristiche di sicurezza della famiglia di SoC wireless Gecko EFR32BG27 (Fonte: Silicon Labs) ELETTRONICA OGGI 515 - GENNAIO/FEBBRAIO 2024 50

RkJQdWJsaXNoZXIy Mzg4NjYz