EO_506

ELETTRONICA OGGI 506 - NOVEMBRE/DICEMBRE 2022 63 T&M 5G NETWORKS Fig. 11 – Schermata di riepilogo IEEE 1588v2 Fig. 10 – Riepiloghi dei risultati PTP L’OWD attraverso i messaggi di richiesta di Delay e di Sincronizzazione include il ritardo di propagazione dei cavi Ethernet, che rappresenta circa cinque nanosecon- di per metro, ritardo che va aggiunto alla misurazione. Quindi, gli errori costanti di tempo di pacchetto cTE1 e cTE4 sono calcolati dal risultato di OWD meno il ritardo di propagazione del cavo Ethernet. Packet Time Error Summary Una schermata di riepilogo (Fig. 10) che mostra i ri- sultati di livello superiore consente di verificare ra- pidamente le buone prestazioni di sincronizzazione e segnala eventuali problemi. Il valore più importante è l’errore di tempo massimo, max|Terr|, che mostra il caso peggiore. Gli errori di tempo costante cTE1 e cTE4 sono uguali alla latenza, in ogni direzione e danno una vista di asimmetria, e quindi sarebbe preferibile vedere valori che siano quasi uguali. IEEE 1588 Network Summary La schermata di riepilogo IEEE 1588v2 del tester (Fig. 11) fornisce le informazioni acquisite sui diversi clock della rete. Mostra gli indirizzi MAC dei master clock Foreign, Parent e Grand Master, consentendo all’operatore di verificare che l’ora sia derivata dal luogo corretto. Sono fornite anche ulteriori informazioni sul Grand Master Clock, la sua classe di clock, la priorità, la precisione e così via. Lo stato del Local Clock, il suo offset e il Mean Path De- lay verificano le prestazioni di Sincronizzazione, men- tre un LED verde di Sync Timeout LED indica che il clock locale è sincronizzato con il Grand Master. È necessa- rio apportare la correzione per l’UTC (Universal Time Clock) corrente. Un PRTC deve essere corretto in UTC, attualmente 37 secondi, e deve essere verificata l’im- postazione corretta.

RkJQdWJsaXNoZXIy Mzg4NjYz