EO_496
EDA/SW/T&M 64 - ELETTRONICA OGGI 496 - SETTEMBRE 2021 VERIFICATION TECHNOLOGIES Gli autori Elena Raciti È CAD Applications Engineer presso STMicroelectronics da oltre 14 anni. Le competenze di Elena Raciti riguardano le me- todologie di verifica a livello IP e di blocco nell’ambito delle tecnologie Smart Power. Si occupa sia di supportare metodologie di design e di otti- mizzazione attualmente in uso che di esplorare nuovi flussi all’avanguardia e software leading-edge con particolare enfa- si sull’impatto della variabilità di processo. Lorenzo Papillo È IC Design Manager nel team Smart Power, presso STMicro- electronics. Lorenzo Papillo lavora nel team Smart Power ICs dal 1994. Attualmente guida il team che sviluppa IP analogi- che per applicazioni di potenza per Hard Disk Drive e SSD/ Server PMIC. Fornisce supporto ai gruppi di design all’inter- no della sua organizzazione durante le fasi di progetto, svi- luppo dell’IC, fino alla fase di industrializzazione. Rossana Zadra È Field Application Engineer presso Siemens EDA da 4 anni. Si occupa di agevolare l’adozione di nuovi software Siemens EDA per IC nell’ambito Analog & Mixed-Signal, supportando- ne l’utilizzo nelle varie fasi di verifica di design. Fig. 11 – Topologia C, risultati dell’analisi High-Sigma Verifier Tab. 2 – Riassunto dei risultati del flusso di design e verifica variation-aware Riferimenti: Brokaw, Paul (December 1974), “A simple three-terminal IC bandgap reference”, IEEE Journal of Solid-State Circu- its, 9 (6): 388–393 Behzad Razavi. The Bandgap Reference [A circuit for all seasons]. IEEE Solid-State Circuits Mag., 8(3):9–12, 2016 Solido Variation Designer: https://eda.sw.siemens.com/ en-US/ic/solido/variation-designer/
Made with FlippingBook
RkJQdWJsaXNoZXIy Mzg4NjYz