EO_487

ANALOG/MIXED SIGNAL OP-AMP gura 8 illustra lo schema a blocchi semplificato di un transceiver con Ricevitore supereterodina a singola conversione. Le lettere dalla A alla I in figura 8 si riferiscono al per- corso del segnale RF dall’antenna fino al campiona- mento del segnale IF, come mostrato nei grafici della figura 9. Il segnale “Blockers” che appare in rosso in figura 9 è un segnale di disturbo in banda utile di forte intensità che deve essere eliminato. Specifiche di sistema dell’AGC • Modulazione del segnale: W-CDMA (15 utenti); symbol rate = 3,84 Msymbols/s • Frequenza IF: 380 MHz • PAPR:* 18 db (modulazione W-CDMA) • VGA: AD8367 • Detector: True-RMS AD8361 • Alimentazione: singola 5 V Livello di uscita del VGAAD8367 Andremo ora a definire il livello di uscita del VGA con- siderando che IF= 380 MHz è la frequenza intermedia del segnale applicato al suo ingresso. Fig. 8 – Schema a blocchi semplificato del Ricevitore supereterodina Fig. 9 – Flusso del segnale nel Ricevitore Fig. 7 – Schema funzionale semplificato del progetto dell’AGC

RkJQdWJsaXNoZXIy MTg0NzE=