EMB_75

13 LA COPERTINA DI EMBEDDED EMBEDDED FEBBRAIO ANALOG DEVICES "9 %+ e 64 GHz e può essere sintonizzato mediante un sintetizzatore integrato in step di frequenza di- screta di 250 MHz, 500 MHz o 540 MHz, oppure &; - À À modulazione, coerenza e rumore di fase. Il chipset del ricetrasmettitore supporta una vasta gamma di formati di modulazione, tra cui &&< =& >& < ? / @#< J#< KOJ massima larghezza di banda di modulazione di P : %+ & di 15 dBm monitorabile mediante un rilevatore integrato. Il chipset è caratterizzato da controllo @VW@ Á À > basso e passa-alto regolabili. Uno degli elementi che rendono questa soluzione ideale per ap- plicazioni industriali a bassissima latenza è il rilevatore AM integrato nella catena del segnale del ricevitore che può essere utiliz- zato per la demodulazione di modulazioni di = &&</ &&< ' - fuso per le applicazioni di controllo perché, non richiedendo l’uso di convertitori dati ad - getico, consente di realizzare soluzioni di co- municazione semplici ed economiche. Inol- &&< non comprende complesse fasi di modulazio- ne e demodulazione, offre prestazioni di bassa laten- za, aspetto importante per le applicazioni industriali in tempo reale. Le soluzioni integrate, trasmettitore HMC6300 e ricevitore HMC6301, di Analog Devices sono alloggiate in un package BGA da 4 x 6 mm e of- frono una combinazione esclusiva di funzioni e prestazioni, in grado di soddisfare le elevate esi- genze delle moderne ap- plicazioni con collettore & ricetrasmettitore, il concept completo dell’in- terfaccia dati full-duplex comprende un’anten- V& componenti ausiliari di elaborazione del segnale che possono essere selezionati in base alle esi- À X À * ' - lustrato un diagramma a blocchi d’alto livello del concept dell’interfaccia dati full-duplex a 60 GHz. La soluzione consente la trasmissione di P % YZW[ - bile. Con un’antenna e impostazioni del guada- gno adeguate è possibile ottenere una comunica- À centimetri, il che consente di creare una vasta gamma di soluzioni con collettore rotante per À Fig. 9 - Diagramma a blocchi di un’interfaccia dati full-duplex a 60 GHz Fig. 8 - Diagramma a blocchi funzionale del ricevitore HMC6301

RkJQdWJsaXNoZXIy MTg0NzE=