EMB_69
EMBEDDED SETTEMBRE 48 HARDWARE | CLOCK JITTER I clock si possono immaginare come i “battiti cardiaci” dei sistemi embedded, in grado di fornire i riferimenti per la temporizzazione e la sincroniz- zazione tra componenti, sotto-sistemi e interi si- stemi. Un eccessivo jitter nei segnali di clock può penalizzare sensibilmente il funzionamento di un sistema. Fondamentalmente con il termine jitter s’intende qualsiasi deviazione indesiderata nella temporizzazione del fronte di un segnale dalla sua posizione ideale sull’asse temporale. Il jitter è un fenomeno invitabile che deve essere preso in considerazione nella progettazione di sistemi embedded e di link di comunicazione. Quindi per ) À , ) in un’ampia varietà di condizioni è indispensabile una caratterizzazione esaustiva del jitter. Acqui- sire una completa conoscenza sul jitter non è un compito semplice. La documentazione relativa al jitter è davvero ampia, a testimonianza della com- plessità correlata agli errori di temporizzazione. Fortunatamente, i moderni oscilloscopi digitali hanno reso le misure di temporizzazione e di jitter un’operazione quasi di routine, come sarà eviden- ziato negli esempi che seguono. Caratterizzazione del jitter del clock Gli attuali oscilloscopi supportano una gamma di misure che forniscono un ottimo punto di % % @ % À ) . % À di clock. L’uso di funzioni statistiche di misura, come ad esempio il valore massimo e minimo del- la frequenza, sono utili per assicurare che la fre- quenza di clock sia compresa nei limiti di tolle- % À ) fornisce una misura quantitativa della stabilità della frequenza. In ogni caso, le statistiche di mi- sura forniscono pochi dettagli circa le modalità di variazione della frequenza. In un simile conte- À ) )) ) sono in grado di fornire maggiori informazioni circa le caratteristiche delle diverse variazioni di misura. N )% % À T ) frequenza e di TIE (Time Interval Error – erro- ri dell’intervallo di tempo) sono state effettuate sui fronti di salita e di discesa di ogni ciclo di ciascuna acquisizione di un segnale di clock a 40 MHz. Queste misure di temporizzazione sono state fatte relativamente alla frequenza media di clock dell’acquisizione. Le statistiche riportate Alcuni suggerimenti per caratterizzare e risolvere i problemi di jitter nei sistemi embedded Un eccessivo jitter nei segnali di clock può penalizzare sensibilmente il funzionamento di un sistema ma grazie ai moderni oscilloscopi digitali le misure di temporizzazione e di jitter sono diventate un’operazione quasi di routine Lee Morgan Market Development Manager Tektronix UK
Made with FlippingBook
RkJQdWJsaXNoZXIy MTg0NzE=