Un’utile guida alla progettazione dell’alimentazione di sistemi basati su FPGA o SoC

Pubblicato il 19 aprile 2017

Gli FPGA e i SoC di ultima generazione possono richiedere una corrente fino a 90A e la presenza di più terminali di alimentazione che necessitano di una particolare attenzione nelle fasi di power up/power down

Leggi l’articolo su EO Power

John Dillon, Enpirion Power products business organization, Intel



Contenuti correlati

  • arrow-max1000_arp006_hres
    Arrow Electronics: maker board IoT FPGA MAX1000

    Arrow Electronics ha annunciato la disponibilità della maker board IoT FPGA destinata a start-up, università o produttori che cercano una piattaforma FPGA flessibile e a basso costo per lo sviluppo. La scheda MAX1000 utilizza un singolo chip...

  • pc_VIA_PFM_3_noMOV
    Ridurre i tempi di progettazione di sistemi di potenza complessi

    I recenti sviluppi nei componenti per sistemi di potenza hanno significato la possibilità per i progettisti di configurare sistemi di alimentazione caratterizzati da potenze enormemente superiori rispetto a quelle ottenibili solo poco tempo fa. Ciò è imputabile...

  • cadence-immagine-comunicato-ca274-protium-s1
    Cadence: Protium S1 per la prototipazione basata su FPGA

    Cadence Design Systems ha annunciato Protium S1, una nuova piattaforma di prototipazione basata su FPGA che integra una serie di algoritmi di implementazione innovativi per aumentare la produttività di progettazione. La piattaforma Protium S1 garantisce infatti la...

  • intel-ipsg06
    Intel: nuovi FPGA per i mercati industriali e automotive

    Intel Corporation ha annunciato la famiglia di FPGA Cyclone 10, formata da Cyclone 10 GX e da Cyclone 10 LP. Questi componenti, che saranno disponibili nella seconda metà del 2017, introducono diverse innovazioni in termini di architettura...

  • 1-microsemi_polarfire_fpga_graphic__final
    Microsemi: “Gli FPGA PolarFire contengono costi e consumi rispetto ai prodotti basati su SRAM”

    Con una densità massima di 500 mila elementi logici, la nuova famiglia di dispositivi, con tecnologia flash, punta a ridefinire l’offerta di FPGA nella fascia di prodotti ‘mid-range’ Con l’introduzione ufficiale sul mercato, a metà febbraio, della...

  • figura_1_ampo002
    Progetto dell’alimentatore: un fattore sempre più critico

    I progettisti coinvolti nello sviluppo di sistemi di elaborazione avanzati non possono più concedersi il lusso di considerare l’alimentatore come la classica “scatola nera” da integrare alla fine del progetto. Dedicare la dovuta attenzione al progetto della...

  • fig_1
    Schede FPGA: una panoramica

    All’inizio di questa panoramica si proveranno a confrontare tre semplici schede di sviluppo FPGA reperibili sul mercato e destinate ai principianti o ai progettisti con una limitata esperienza in questo settore. Per chi inizia a programmare i...

  • figura_1
    Elettronica ad alte prestazioni: le principali tendenze

    Nel campo dell’ingegneria elettronica, il termine ‘potenza digitale’, nota anche come ‘potenza digitale intelligente’, si riferisce alle unità di alimentazione regolate, controllate o monitorate in modo digitale. Mentre la tensione di uscita degli alimentatori a commutazione convenzionali...

  • The SDSoC(TM) development environment enables the broader community of embedded software developers to leverage the power of Zynq(R) All Programmable SoCs and MPSoCs. SDSoC provides a greatly simplified ASSP-like C/C programming experience including an easy to use Eclipse integrated development environment (IDE) and a comprehensive design platform for heterogeneous Zynq platform deployment. Complete with the industry's first C/C   full-system optimizing compiler, SDSoC delivers system level profiling, automated SW acceleration in programmable logic, automated system connectivity generation, libraries to speed-up programming and a flow for customer and 3rd party platform developers. (PRNewsFoto/Xilinx, Inc.)
    Xilinx estende l’ambiente di sviluppo SDSoC

    Xilinx ha annunciato la versione 2016.1 dell’ambiente di sviluppo SDSoC, che consente la programmazione software dei SoC della famiglia Zynq e dei SoC multiprocessore (MP) usando i linguaggi C e C++. La nuova versione include il supporto...

  • brian-krzanich_2-300x282
    Intel cambia strategia

    Per il Ceo Brian Krzanich, quello che Intel si appresta a vivere è un cambiamento epocale. Il numero uno dei chip ha infatti annunciato che la società interromperà la vendita di CPU per PC e server a...

Scopri le novità scelte per te x