Cadence: soluzione integrata di progettazione e verifica delle memorie

Pubblicato il 23 ottobre 2017

Cadence Design Systems ha annunciato Cadence Legato Memory Solution, una soluzione integrata per la progettazione e la verifica della memoria che evita le complessità legate all’esigenza di dover combinare tool specifici dedicati alle varie attività di progettazione e verifica.

Cadence sottolinea che questa nuova soluzione permette di migliorare la produttività fino a due volte rispetto ai prodotti disponibili in precedenza.

L’ambiente di progettazione Cadence Legato Memory Solution automatizza i processi di progettazione e consente ai clienti di ottenere un migliore time-to-market.

La soluzione integra la tecnologia Super Sweep Cadence che utilizza i database di simulazione esistenti per l’analisi multi-corner e Monte Carlo, consentendo ai clienti di migliorare sia il tempo di esecuzione che il throughput di simulazione.

Le funzionalità integrate permettono ai clienti, fra l’altro, di creare modelli di memoria in formato Liberty per l’analisi completa del chip SoC. La stretta integrazione tra la caratterizzazione della memoria e la simulazione del circuito garantisce ulteriore precisione e miglioramenti delle prestazioni che non possono essere raggiunti da strumenti singoli, non integrati tra di loro.



Contenuti correlati

  • Il DSP Cadence Tensilica HiFi audio supporta la tecnologia Dolby Atmos per PC

    Dolby AtmosSi tratta del primo core DSP IP a fornire questa funzionalità. Cadence ha ottimizzato la tecnologia Dolby Atmos per girare sul DSP HiFi. Ciò consente all’utente di ottenere un’esperienza Dolby Atmos coinvolgente durante la riproduzione tramite...

  • HiSilicon ha scelto il DSP Cadence Tensilica Vision P6 per il suo Kirin 970

    Cadence Design Systems ha annunciato che HiSilicon ha scelto il DSP Cadence Tensilica Vision P6 per il suo processore Kirin 970 per applicazioni mobili in tecnologia 10nm, utilizzato nel nuovo telefono cellulare Mate 10 di Huawei. L’implementazione...

  • Cadence annuncia la disponibilità della prima IP di verifica PCI Express 5.0

    Cadence Design Systems annuncia la disponibilità della prima Verification IP (VIP) del settore a supporto della nuova architettura PCI Express  (PCIe) 5.0. La VIP Cadence incorpora la tecnologia TripleCheck, la quale consente ai progettisti di system-on-chip (SoC)...

  • Cadence: nuove funzionalità per le tecnologie di TSMC

    Cadence Design Systems ha annunciato oggi nuove funzionalità che completano il proprio flusso di design integrato e olistico rivolto alla tecnologia di packaging avanzata Integrated Fan-Out (InFO) a livello di wafer di TSMC. Le soluzioni di Cadence...

  • Le soluzioni DFM di Cadence qualificate per le tecnologie di processo Samsung

    Cadence Design Systems ha annunciato che i suoi tool per la progettazione DFM (Design for Manufacturing) sono stati qualificati per le tecnologie di processo 28nm/14nm/10nm di Samsung Electronics. Le soluzioni DFM di Cadence infatti sono state aggiornate...

  • I tool di Cadence certificati per il processo Intel 22FFL

    Cadence Design Systems ha annunciato la certificazione/omologazione dei suoi tool full-flow digitali e di signoff, e i tool di progettazione custom/analogica per il processo Intel 22FFL (FinFET Low Power). Questo processo produttivo di Intel permette un leakage...

  • I tool di Cadence sono compatibili con la piattaforma 7LP

    Cadence Design Systems ha annunciato la compatibilità dei suoi tool di signoff e di progettazione custom/analogica con la v0.5 della tecnologia per semiconduttori FinFET GLOBALFOUNDRIES Leading-Performance a 7nm (7LP). Questo passaggio permette, rispetto alla precedente tecnologia FinFET...

  • Cadence amplia l’accesso ai propri tool online riservato ai clienti ARM DesignStart

    Cadence Design Systems ha annunciato di avere ampliato il supporto per il programma ARM DesignStart, incluso il nuovo processore ARM Cortex-M3 e ARM CoreLink SDK-100 System Design Kit, che include CoreLink SSE-05, un sottosistema completamente verificato. Questo consente...

  • Cadence: VirtualBridge Adapter per l’emulatore Palladium Z1

    Cadence Design Systems ha annunciato il rilascio del nuovo VirtualBridge Adapter, una soluzione di emulazione virtuale che accelera il bring-up del software nella verifica pre-silicio rispetto alla simulazione RTL. VirtualBridge Adapter offre infatti un nuovo modello di...

  • Logiche programmabili e tool

    Quando si parla di logiche programmabili, la mente del progettista corre a dispositivi come FPGA o CPLD. Ma non dobbiamo dimenticare il ruolo specifico che questi prodotti hanno nell’automazione industriale Leggi l’articolo su Elettronica Oggi di maggio

Scopri le novità scelte per te x