Cadence amplia l’accesso ai propri tool online riservato ai clienti ARM DesignStart

Cadence amplia l'accesso ai propri tool online riservato ai clienti ARM DesignStart per accelerare lo sviluppo dei progetti SoC

Pubblicato il 22 giugno 2017

Cadence Design Systems ha annunciato di avere ampliato il supporto per il programma ARM DesignStart, incluso il nuovo processore ARM Cortex-M3 e ARM CoreLink SDK-100 System Design Kit, che include CoreLink SSE-05, un sottosistema completamente verificato. Questo consente agli ingegneri di accelerare ulteriormente lo sviluppo di progetti IoT mixed-signal.

L’ambiente di progettazione Cadence Hosted Design Solutions (HDS) offre server sicuri, risorse di storage e software EDA accessibili da qualsiasi parte del mondo. Esso integra soluzioni mixed-signal Cadence ottimizzate per l’uso con i processori della serie Cortex-M.

Per semplificare la fruizione, i clienti ARM DesignStart possono registrarsi e accedere immediatamente per un periodo di prova limitato per valutare Cadence HDS con una serie di soluzioni mixed-signal, con la possibilità di migrare successivamente a una versione commerciale.

Durante il periodo di prova, i clienti possono sperimentare il set di strumenti Cadence tramite un tutorial indipendente basato su un campione di system-on-chip (SoC) IoT mixed-signal che include i file di progetto di sottosistema per i processori Cortex-M0 accessibili tramite il programma DesignStart.

 



Contenuti correlati

  • Cadence Allegro Pulse per connettere tutta l’organizzazione aziendale

    Cadence Design Systems ha annunciato Cadence Allegro Pulse, la prima soluzione del settore PCB che favorisce la collaborazione estesa del team, mettendo a disposizione informazioni pressoché in tempo reale in merito alle complessità del processo di progettazione...

  • Cadence annuncia la disponibilità della prima IP di verifica PCI Express 5.0

    Cadence Design Systems annuncia la disponibilità della prima Verification IP (VIP) del settore a supporto della nuova architettura PCI Express  (PCIe) 5.0. La VIP Cadence incorpora la tecnologia TripleCheck, la quale consente ai progettisti di system-on-chip (SoC)...

  • Cadence: nuove funzionalità per le tecnologie di TSMC

    Cadence Design Systems ha annunciato oggi nuove funzionalità che completano il proprio flusso di design integrato e olistico rivolto alla tecnologia di packaging avanzata Integrated Fan-Out (InFO) a livello di wafer di TSMC. Le soluzioni di Cadence...

  • Le soluzioni DFM di Cadence qualificate per le tecnologie di processo Samsung

    Cadence Design Systems ha annunciato che i suoi tool per la progettazione DFM (Design for Manufacturing) sono stati qualificati per le tecnologie di processo 28nm/14nm/10nm di Samsung Electronics. Le soluzioni DFM di Cadence infatti sono state aggiornate...

  • Cadence: soluzione integrata di progettazione e verifica delle memorie

    Cadence Design Systems ha annunciato Cadence Legato Memory Solution, una soluzione integrata per la progettazione e la verifica della memoria che evita le complessità legate all’esigenza di dover combinare tool specifici dedicati alle varie attività di progettazione...

  • I tool di Cadence certificati per il processo Intel 22FFL

    Cadence Design Systems ha annunciato la certificazione/omologazione dei suoi tool full-flow digitali e di signoff, e i tool di progettazione custom/analogica per il processo Intel 22FFL (FinFET Low Power). Questo processo produttivo di Intel permette un leakage...

  • I tool di Cadence sono compatibili con la piattaforma 7LP

    Cadence Design Systems ha annunciato la compatibilità dei suoi tool di signoff e di progettazione custom/analogica con la v0.5 della tecnologia per semiconduttori FinFET GLOBALFOUNDRIES Leading-Performance a 7nm (7LP). Questo passaggio permette, rispetto alla precedente tecnologia FinFET...

  • Cadence: VirtualBridge Adapter per l’emulatore Palladium Z1

    Cadence Design Systems ha annunciato il rilascio del nuovo VirtualBridge Adapter, una soluzione di emulazione virtuale che accelera il bring-up del software nella verifica pre-silicio rispetto alla simulazione RTL. VirtualBridge Adapter offre infatti un nuovo modello di...

  • Cadence: IP DSP per reti neurali

    Cadence ha presentato la prima IP DSP per reti neurali destinata alle applicazioni automotive e di sorveglianza, ai droni e ai dispositivi mobili. Tensilica Vision C5 è il primo core IP DSP stand-alone autonomo per reti neurali...

  • Cadence annuncia la piattaforma Virtuoso Advanced-Node per processi a 7nm

    Cadence Design Systems ha annunciato il rilascio della nuova piattaforma Virtuoso Advanced-Node per il supporto di progetti a 7nm. Si tratta di una piattaforma di progettazione personalizzata di nuova generazione, realizzata con la collaborazione con i clienti...

Scopri le novità scelte per te x